# NI PXI/PCI-5402/5406 Specifications

### 14/16-Bit, 20/40 MHz Arbitrary Function Generator

このドキュメントには、日本語ページも含まれています。

This document lists specifications for the NI PXI/PCI-5402/5406 (NI 5402/5406) arbitrary function generator. Unless otherwise noted, the following conditions were used for each specification:

- Analog filter enabled.
- Interpolation set to maximum allowed factor for a given sample rate.
- Signals terminated with 50  $\Omega$ .
- Full operating temperature range.

*Specifications* describe the warranted, traceable product performance over ambient temperature ranges of 0 °C to 55 °C, unless otherwise noted.

Typical values describe useful product performance beyond specifications that are not covered by warranty and do not include guardbands for measurement uncertainty or drift. Typical values may not be verified on all units shipped from the factory. Unless otherwise noted, typical values cover the expected performance of units over ambient temperature ranges of 15 °C to 35 °C with a 90% confidence level, based on measurements taken during development or production.

*Nominal* values (or supplemental information) describe additional information about the product that may be useful, including expected performance that is not covered under Specifications or Typical values. Nominal values are not covered by warranty.

Specifications are subject to change without notice. For the most recent NI 5402/5406 specifications, visit ni.com/manuals.

To access all the NI 5402/5406 documentation, navigate to **Start**» **All Programs**»**National Instruments**»**NI-FGEN**»**Documentation**.



**Hot Surface** If the NI 5402/5406 has been in use, it may exceed safe handling temperatures and cause burns. Allow the NI 5402/5406 to cool before removing it from the chassis.



#### **Electromagnetic Compatibility Guidelines**

This product was tested and complies with the regulatory requirements and limits for electromagnetic compatibility (EMC) as stated in the product specifications. These requirements and limits are designed to provide reasonable protection against harmful interference when the product is operated in its intended operational electromagnetic environment.

This product is intended for use in industrial locations. There is no guarantee that harmful interference will not occur in a particular installation, when the product is connected to a test object, or if the product is used in residential areas. To minimize the potential for the product to cause interference to radio and television reception or to experience unacceptable performance degradation, install and use this product in strict accordance with the instructions in the product documentation.

Furthermore, any changes or modifications to the product not expressly approved by National Instruments could void your authority to operate it under your local regulatory rules.



**Caution** When operating this product, use shielded cables and accessories.

# **Contents**

| Waveform Characteristics                | 3  |
|-----------------------------------------|----|
| Frequency List Mode                     | 7  |
| Sample Clock                            | 8  |
| Phase-Locked Loop (PLL) Reference Clock |    |
| TClk Specifications                     |    |
| REF IN                                  |    |
| SYNC OUT/PFI 0 and PFI 1                | 12 |
| Sync                                    | 13 |
| Start Trigger                           | 13 |
| Calibration                             |    |
| Power                                   | 15 |
| Software                                | 16 |
| Environment                             | 17 |
| NI PXI-5402/5406 Environment            | 17 |
| NI PCI-5402/5406 Environment            | 18 |
| Physical                                | 19 |
| Compliance and Certifications           | 20 |
| Safety                                  |    |
| Electromagnetic Compatibility           | 20 |
| CE Compliance                           |    |
| Online Product Certification            | 20 |
| Environmental Management                | 21 |
| Where to Go for Support                 |    |

# Waveform Characteristics (CH O Analog Output, Front Panel Connector)

| Specification           | Va                                                                                                                                                  | lue     | Comments                                                                                                          |
|-------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------|---------|-------------------------------------------------------------------------------------------------------------------|
| Number of<br>Channels   | 1                                                                                                                                                   |         | _                                                                                                                 |
| Connector               | BNC                                                                                                                                                 |         | _                                                                                                                 |
| Output Voltage          | Characteristics                                                                                                                                     |         |                                                                                                                   |
| DAC                     | NI 5402                                                                                                                                             | NI 5406 | _                                                                                                                 |
| Resolution              | 14 bits                                                                                                                                             | 16 bits |                                                                                                                   |
| Maximum<br>Voltage      | $\pm 5 \text{ V} (AC_{pk} + DC)$                                                                                                                    |         | _                                                                                                                 |
| Amplitude and           | Offset                                                                                                                                              |         |                                                                                                                   |
| Amplitude<br>Range      | 5.64 mV <sub>pk-pk</sub> to 10 V <sub>pk-pk</sub> (50 $\Omega$ load)<br>11.28 mV <sub>pk-pk</sub> to 20 V <sub>pk-pk</sub><br>(High-impedance load) |         | NI-FGEN compensates for user-specified resistive loads.                                                           |
| Amplitude<br>Resolution | < 0.06% (0.004 dB) of amplitude range                                                                                                               |         | _                                                                                                                 |
| Offset Range            | Square waveforms:<br>±50% of amplitude range                                                                                                        |         | Output limited by <i>Maximum Voltage</i> specification.                                                           |
|                         | All other waveforms: ±5 V                                                                                                                           |         |                                                                                                                   |
| Accuracy                |                                                                                                                                                     |         |                                                                                                                   |
| AC Amplitude            | +2.0% of amplitude +1 mV                                                                                                                            |         | 50 kHz sine wave.                                                                                                 |
| Accuracy                | -1.0% of amplitude -1                                                                                                                               | mV      | High-impedance load.                                                                                              |
| Offset<br>Accuracy      | ±0.5% of offset ±2 mV ±0.5% of amplitude                                                                                                            |         | High-impedance load.                                                                                              |
| Output Charact          | eristics                                                                                                                                            |         |                                                                                                                   |
| Output<br>Impedance     | Selectable 50 $\Omega$ nominal or 75 $\Omega$ nominal                                                                                               |         | _                                                                                                                 |
| Output<br>Enable        | Selectable                                                                                                                                          |         | When disabled, CH 0 output is terminated with a 1 W resistor with a value equal to the selected Output Impedance. |

| Specification                      |                                                                                                                                                                                 | Value                                |                                                                                   | Comments                       |
|------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------|-----------------------------------------------------------------------------------|--------------------------------|
| Maximum<br>Output<br>Overload      | The CH 0 output terminal can be connected to a 50 $\Omega$ , ±12 V source without sustaining any damage. No damage occurs if the CH 0 output is shorted to ground indefinitely. |                                      | _                                                                                 |                                |
| Waveform<br>Summing                | -                                                                                                                                                                               | ltiple NI 5402/54<br>be connected to | -                                                                                 | _                              |
| Phase<br>Adjustment                | −180° to +180                                                                                                                                                                   | 0                                    |                                                                                   | _                              |
| Digital<br>Interpolation<br>Filter | Selectable Finite Impulse Response (FIR) filter. Available interpolation factors are 2 or 4.                                                                                    |                                      | The digital filter is not available for use for Sample clock rates below 10 MS/s. |                                |
| Analog Filter                      | Selectable 7-pe                                                                                                                                                                 | Selectable 7-pole elliptical filter  |                                                                                   | _                              |
| Frequency<br>Resolution            | 0.355 μHz                                                                                                                                                                       | .355 μHz                             |                                                                                   | _                              |
| Maximum Freq                       | uencies for Con                                                                                                                                                                 | ımon Functions                       | 1                                                                                 |                                |
| Function                           | NI PXI/<br>PCI-5402                                                                                                                                                             | NI PXI/<br>PCI-5406                  | Maximum<br>Sample<br>Rate                                                         | The minimum frequency is 0 Hz. |
| Sine                               | 20 MHz                                                                                                                                                                          | 40 MHz                               | 400 MS/s                                                                          |                                |
| Square                             | 20 MHz                                                                                                                                                                          | 25 MHz                               | 400 MS/s                                                                          |                                |
| Ramp                               | 1 MHz                                                                                                                                                                           | 5 MHz                                | 100 MS/s                                                                          |                                |
| Triangle                           | 1 MHz                                                                                                                                                                           | 5 MHz                                | 100 MS/s                                                                          |                                |
| User-Defined                       | 20 MHz                                                                                                                                                                          | 40 MHz                               | 400 MS/s                                                                          | Interpolation set to 4.        |
| Noise                              | _                                                                                                                                                                               | _                                    | 100 MS/s                                                                          | _                              |



Figure 1. Nominal Passband Flatness, Expected Voltage 10 V<sub>pk-pk</sub> (23.98 dBm)



Figure 2. Nominal Passband Flatness, Expected Voltage 1.66  $V_{pk-pk}$  (8.38 dBm)



**Note** Figures 1 and 2 were acquired with the Rohde & Schwarz NRVS Power Meter using the NRV-Z51 Thermal Power Sensor.

| Specification                               | Value                                          |                                                 | Comments                                    |  |
|---------------------------------------------|------------------------------------------------|-------------------------------------------------|---------------------------------------------|--|
| Sine Waves                                  | Sine Waves                                     |                                                 |                                             |  |
| Passband Flatness                           | ±0.4 dB (±5%)                                  |                                                 | With respect to 50 kHz.                     |  |
| Spurious-Free Dynamic                       | NI 5402                                        | NI 5406                                         | Typical. Measured from DC                   |  |
| Range (SFDR) <sup>1</sup> with<br>Harmonics | < 10 MHz =<br>50 dB<br>10 to 20 MHz =<br>45 dB | < 10 MHz =<br>50 dB<br>10 to 40 MHz =<br>45 dBc | to 50 MHz. Also called harmonic distortion. |  |

| Specification                             | Va                                                               | lue                                            | Comments                                                            |
|-------------------------------------------|------------------------------------------------------------------|------------------------------------------------|---------------------------------------------------------------------|
| Spurious-Free Dynamic                     | NI 5402                                                          | NI 5406                                        | Typical. Measured from DC                                           |
| Range (SFDR) without<br>Harmonics         | 70 dB                                                            | < 20 MHz =<br>70 dB<br>20 to 40 MHz =<br>60 dB | to 50 MHz.                                                          |
| Total Harmonic Distortion (THD)           | ≤1.66 V <sub>pk-pk</sub>                                         | >1.66 V <sub>pk-pk</sub>                       | Includes the 2 <sup>nd</sup> through the 6 <sup>th</sup> harmonics. |
| DC to 1 MHz                               | -60 dBc*                                                         | -58 dBc*                                       | * Typical                                                           |
| <b>NI 5402</b> : 1 to 20 MHz              | -41 dBc                                                          | -32 dBc                                        |                                                                     |
| <b>NI 5406</b> : 1 to 40 MHz              | -41 dBc                                                          | -32 dBc                                        |                                                                     |
| Signal to Noise and<br>Distortion (SINAD) | ≤1.66 V <sub>pk-pk</sub>                                         | >1.66 V <sub>pk-pk</sub>                       | Measured from DC to 50 MHz.                                         |
| DC to 1 MHz                               | 58 dBc                                                           | 58 dBc                                         |                                                                     |
| NI 5402:<br>1 MHz to 20 MHz               | 41 dBc                                                           | 32 dBc                                         |                                                                     |
| NI 5406:<br>1 MHz to 40 MHz               | 41 dBc                                                           | 32 dBc                                         |                                                                     |
| Average Noise Density                     | -114 dBm/Hz                                                      |                                                | _                                                                   |
| Phase Noise Density                       | 100 Hz: -100 dBc/Hz<br>1 kHz: -110 dBc/Hz<br>10 kHz: -120 dBc/Hz |                                                | Sine wave at 10 MHz.                                                |
| Jitter (RMS)                              | <4.0 ps rms                                                      |                                                | Integrated from 100 Hz to 100 kHz. Sine wave at 10 MHz.             |

#### Notes:

- 1. Spectral characteristics may degrade when offset is applied.
- 2. Spectral characteristics at low amplitudes are limited by a –148 dBm/Hz noise floor.
- 3. Output amplitude of -1 dBFS is used for all spectral specifications.

| Specification  | Va                                                   | lue                                              | Comments                                                                                                                                        |
|----------------|------------------------------------------------------|--------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------|
| Square Waves   |                                                      |                                                  |                                                                                                                                                 |
| Pulse Response | Rise/Fall<br>Time                                    | Aberration<br>(undershoot/<br>overshoot)         | Typical                                                                                                                                         |
|                | <12 ns                                               | <5%                                              |                                                                                                                                                 |
| Duty Cycle     | NI 5402                                              | NI 5406                                          | You can adjust duty cycle                                                                                                                       |
|                | < 10 MHz = 20 to 80% 10 to 20 MHz = 50%              | < 10 MHz =<br>20 to 80%<br>10 to 40 MHz =<br>50% | from 20 to 80% at higher frequencies, but the signal integrity degrades. For better waveforms at these duty cycles, use the SYNC OUT connector. |
| Jitter (RMS)   | 0.01% of period + (typical, <2 MHz) 0.1% of period + | )                                                | Integrated from 100 Hz to 100 kHz.                                                                                                              |
| User-Defined   |                                                      |                                                  |                                                                                                                                                 |
| Waveform Size  | 16,384 samples                                       |                                                  | _                                                                                                                                               |

# **Frequency List Mode**

| Specification      | Value             | Comments |
|--------------------|-------------------|----------|
| Frequency<br>Steps | 1 to 58,235 steps | _        |
| Step Duration      | 1 ms to 21 s      | _        |

# Sample Clock (Internal 100 MHz VCXO)

| Specification                            |                                                                                                                                                                                       | Value                            |                                                                                   | Comments                                                                                          |
|------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------|-----------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------|
| Sample Clock<br>Source                   | Onboard VCXO                                                                                                                                                                          |                                  |                                                                                   | Refer to the<br>Phase-Locked<br>Loop (PLL)<br>Reference Clock<br>section for more<br>information. |
| Frequency<br>Accuracy                    | ±25 ppm                                                                                                                                                                               |                                  |                                                                                   | PLL Reference source set to <b>None</b> .                                                         |
| Interpolation                            | 1 (off), 2, or 4                                                                                                                                                                      |                                  | Applicable to user-defined waveform modes.                                        |                                                                                                   |
| Sample Clock Ex                          | xporting                                                                                                                                                                              |                                  |                                                                                   |                                                                                                   |
| Exported<br>Sample Clock<br>Destinations | <ol> <li>SYNC OUT/PFI 0, PFI 1(BNC connectors)</li> <li>NI PXI-5402/5406—PXI_Trig&lt;06&gt;         (PXI backplane connector)         NI PCI-5402/5406—RTSI&lt;06&gt;     </li> </ol> |                                  | Exported Sample Clocks can be divided by integer $K$ ( $1 \le K \le 4,194,304$ ). |                                                                                                   |
| Exported<br>Sample Clock<br>Destinations | Maximum<br>Frequency                                                                                                                                                                  | Jitter<br>(Typical)              | Duty<br>Cycle                                                                     | Integrated from<br>100 Hz to<br>100 kHz.                                                          |
| SYNC<br>OUT/PFI 0,<br>PFI 1              | 100 MHz                                                                                                                                                                               | PFI 0: 6 ps rms PFI 1: 12 ps rms | 25 to 65%                                                                         |                                                                                                   |
| PXI_Trig<06>                             | 20 MHz                                                                                                                                                                                | _                                | _                                                                                 |                                                                                                   |
| RTSI<06>                                 | 20 MHz                                                                                                                                                                                | _                                | _                                                                                 |                                                                                                   |

# Phase-Locked Loop (PLL) Reference Clock

| Specification                                      | Value                                                                                                                                                                            | Comments                                                                                  |
|----------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------|
| Sources                                            | 1. REF IN (BNC connector)  2. NI PXI-5402/5406—PXI_CLK10 (PXI backplane connector) NI PCI-5402/5406—RTSI_7 (PXI RTSI_CLK)  3. None                                               | The PLL Reference Clock provides the reference frequency for the phase-locked loop.       |
| Frequency<br>Accuracy                              | When you use the PLL (items 1 and 2 above), the frequency accuracy of the NI 5402/5406 is solely dependent on the frequency accuracy of the PLL Reference Clock Source.          | If the PLL Reference source is set to None, refer to the Sample Clock Frequency Accuracy. |
| Lock Time                                          | Typical: 70 ms, Maximum: 200 ms                                                                                                                                                  | _                                                                                         |
| Frequency<br>Range                                 | 5 to 20 MHz in 1 MHz steps Default of 10 MHz.  To guarantee locking, the PLL reference clock frequency must be accurate to ±50 ppm.                                              | _                                                                                         |
| Allowed Duty<br>Cycle Range                        | 40 to 60%                                                                                                                                                                        | _                                                                                         |
| Exported PLL<br>Reference<br>Clock<br>Destinations | <ol> <li>SYNC OUT/PFI 0, PFI 1(BNC connectors)</li> <li>NI PXI-5402/5406—PXI_Trig&lt;06&gt;         (PXI backplane connector)         NI PCI-5402/5406—RTSI&lt;06&gt;</li> </ol> | _                                                                                         |

# **TClk Specifications**

National Instruments TClk synchronization method and the NI-TClk instrument driver are used to align the Sample clocks on any number of SMC-based modules in a chassis. For more information about TClk synchronization, refer to the NI-TClk Synchronization Help, which is located within the NI Signal Generators Help.

- Specifications are valid for any number of PXI modules installed in one NI PXI-1042 chassis.
- All parameters set to identical values for each SMC-based module.
- Sample Clock set to 100 MS/s, Divide-by-N, and all filters are disabled.
- For other configurations, including multichassis systems, contact NI Technical Support at ni.com/support.



**Note** Although you can use NI-TClk to synchronize nonidentical modules, these specifications apply only to synchronizing identical modules.

| Specification                                  | Value                                       | Comments                                                                                                                                                                                                                                     |
|------------------------------------------------|---------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Intermodule SMC S                              | Synchronization Using NI-TClk for Identical | Modules (Typical)                                                                                                                                                                                                                            |
| Skew                                           | 500 ps                                      | Caused by clock and analog path delay differences. No manual adjustment performed.                                                                                                                                                           |
| Average Skew<br>After Manual<br>Adjustment     | <10 ps                                      | For information about manual adjustment, refer to the Synchronization Repeatability Optimization topic in the NI-TClk Synchronization Help. For additional help with the adjustment process, contact NI Technical Support at ni.com/support. |
| Sample Clock<br>Delay/Adjustment<br>Resolution | ≤10 ps                                      | _                                                                                                                                                                                                                                            |

# **REF IN**

# (Reference Clock Input, Front Panel Connector)

| Specification             | Value                                                                                                                               | Comments |
|---------------------------|-------------------------------------------------------------------------------------------------------------------------------------|----------|
| Connector                 | BNC                                                                                                                                 | _        |
| Direction                 | Input                                                                                                                               | _        |
| Input Voltage<br>Range    | Sine wave: $0.63$ to $2.8$ $V_{pk-pk}$ into $50$ $\Omega$ (0 to +13 dBm) Square wave: $0.2$ to $2.8$ $V_{pk-pk}$ into $50$ $\Omega$ | _        |
| Maximum<br>Input Overload | $\pm 10 \text{ V } (AC_{pk} + DC)$                                                                                                  | _        |
| Input<br>Impedance        | 50 Ω                                                                                                                                | _        |
| Input Coupling            | AC                                                                                                                                  | _        |

# SYNC OUT/PFI 0 and PFI 1

# (Programmable Function Interface, Front Panel Connectors)

| Specification                 | Value                                                              | Comments               |
|-------------------------------|--------------------------------------------------------------------|------------------------|
| Connectors                    | Two BNC                                                            | _                      |
| Direction                     | Bidirectional                                                      | _                      |
| Frequency<br>Range            | DC to 100 MHz                                                      | _                      |
| As an Input (Tr               | rigger)                                                            |                        |
| Destination                   | Start trigger                                                      | _                      |
| Maximum<br>Input Overload     | -2 to +7 V (AC <sub>pk</sub> + DC)                                 | _                      |
| V <sub>IH</sub>               | 2.0 V                                                              | _                      |
| V <sub>IL</sub>               | 0.8 V                                                              | _                      |
| Input<br>Impedance            | 1 kΩ                                                               | _                      |
| As an Output (I               | Event)                                                             |                        |
| Sources                       | 1. Sample Clock divided by integer $K$ ( $1 \le K \le 4,194,304$ ) | _                      |
|                               | 2. PLL Reference Clock                                             |                        |
|                               | 3. Exported Start Trigger (Out Start Trigger)                      |                        |
|                               | 4. SYNC OUT                                                        |                        |
| Output<br>Impedance           | 50 Ω                                                               | _                      |
| Maximum<br>Output<br>Overload | -2 to +7 V (AC <sub>pk</sub> + DC)                                 | _                      |
| V <sub>OH</sub>               | Minimum: 2.9 V (high-impedance load), 1.4 V (50 Ω load)            | Output drivers are     |
| V <sub>OL</sub>               | Maximum: 0.2 V (high-impedance load), 0.2 V (50 Ω load)            | +3.3 V TTL compatible. |
| Rise/Fall Time (20 to 80%)    | ≤2.0 ns                                                            | Load of 10 pF          |

# Sync

| Specification      | Value                                                                         | Comments                                 |
|--------------------|-------------------------------------------------------------------------------|------------------------------------------|
| Sync Duty<br>Cycle | 20 to 80%                                                                     | _                                        |
| Jitter (RMS)       | 0.01% of period + 500 ps (typical, <2 MHz)<br>0.1% of period + 70 ps (≥2 MHz) | Integrated from<br>100 Hz to<br>100 kHz. |

# **Start Trigger**

| Specification          | Value                                                                                                | Comments                                                                                                         |
|------------------------|------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------|
| Sources                | 1. SYNC OUT/PFI 0, PFI 1(BNC connectors)                                                             | _                                                                                                                |
|                        | 2. <b>NI PXI-5402/5406</b> —PXI_Trig<07> (PXI backplane connector) <b>NI PCI-5402/5406</b> —RTSI<07> |                                                                                                                  |
|                        | 3. NI PXI-5402/5406—PXI Star Trigger (PXI backplane connector)                                       |                                                                                                                  |
|                        | 4. Software (use function call)                                                                      |                                                                                                                  |
|                        | 5. Immediate (does not wait for a trigger. Default.                                                  |                                                                                                                  |
| Modes                  | 1. Single                                                                                            | Refer to NI Signal                                                                                               |
|                        | 2. Continuous                                                                                        | Generators Help»Devices»<br>NI 5402/5406»Triggering»                                                             |
|                        | 3. Stepped                                                                                           | Trigger Modes.                                                                                                   |
|                        | 4. Burst                                                                                             |                                                                                                                  |
| Edge Detection         | Rising, falling, level high, level low                                                               | _                                                                                                                |
| Minimum<br>Pulse Width | 25 ns                                                                                                | Refer to t <sub>s1</sub> at NI Signal<br>Generators Help»Devices»<br>NI 5402/5406»Triggering»<br>Trigger Timing. |

| Specification                                           | Value                                                                                                |                              | Comments                                                              |  |
|---------------------------------------------------------|------------------------------------------------------------------------------------------------------|------------------------------|-----------------------------------------------------------------------|--|
| Delay from<br>Start Trigger to<br>CH 0 Analog<br>Output | Waveform                                                                                             | Typical Delay                | Refer to t <sub>s2</sub> at <b>NI Signal</b>                          |  |
|                                                         | Sine                                                                                                 | 1,100 ns                     | Generators Help»Devices»<br>NI 5402/5406»Triggering»                  |  |
|                                                         | Square                                                                                               | 1,100 ns + 0.5%<br>of period | Trigger Timing.                                                       |  |
|                                                         | All Others                                                                                           | 900 ns                       |                                                                       |  |
| Start Trigger Exporting                                 |                                                                                                      |                              |                                                                       |  |
| Destinations                                            | 1. SYNC OUT/PFI 0, P                                                                                 | FI 1 (BNC Connectors)        | _                                                                     |  |
|                                                         | 2. <b>NI PXI-5402/5406</b> —PXI_Trig<06> (PXI backplane connector) <b>NI PCI-5402/5406</b> —RTSI<06> |                              |                                                                       |  |
| Delay                                                   | 65 ns (typical)                                                                                      |                              | Refer to t <sub>s3</sub> and t <sub>s4</sub> at  NI Signal Generators |  |
| Pulse Width                                             | >150 ns                                                                                              |                              | Help»Devices» NI 5402/5406»Triggering» Trigger Timing.                |  |

# **Calibration**

| Specification           | Value                                                                                                                                                                      | Comments                           |
|-------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------|
| Self-Calibration        | An onboard, 24-bit ADC and precision voltage reference are used to calibrate the gain and offset. Square waveform duty cycle is also calibrated.                           | _                                  |
|                         | The self-calibration is initiated by the user through the software and takes approximately 105 seconds to complete.                                                        |                                    |
| External<br>Calibration | The external calibration calibrates the VCXO, voltage reference, self-calibration ADC, flatness, gain, and offset. Appropriate constants are stored in nonvolatile memory. | Also known as factory calibration. |
| Calibration<br>Interval | Specifications valid within two years of external calibration.                                                                                                             | _                                  |
| Warm-up Time            | 15 minutes                                                                                                                                                                 | _                                  |

## **Power**

| Specification | Value         | Comments |
|---------------|---------------|----------|
| +3.3 VDC      | 1.4 A         | _        |
| +5 VDC        | See Figure 3. |          |
| +12 VDC       | 0.11 A        |          |
| -12 VDC       | 0.01 A        |          |
| Total Power   | 17.6 W        |          |



Figure 3. 5 V Current Versus Frequency and Amplitude

# Software

| Specification                                           | Value                                                                                                                                                                                                                                                                                                                                                           | Comments |
|---------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------|
| Driver<br>Software                                      | NI-FGEN is an IVI-compliant driver that allows you to configure, control, and calibrate the NI 5402/5406.  NI-FGEN provides application programming interfaces for many development environments.                                                                                                                                                               | l        |
| Application<br>Software                                 | NI-FGEN provides programming interfaces for the following application development environments:  • LabVIEW  • LabWindows™/CVI™  • Measurement Studio  • Microsoft Visual C++ .NET  • Microsoft Visual Basic                                                                                                                                                     |          |
| Interactive<br>Control and<br>Configuration<br>Software | The FGEN Soft Front Panel supports interactive control of the NI 5402/5406. The FGEN Soft Front Panel is included on the NI-FGEN driver media.  Measurement & Automation Explorer (MAX) provides interactive configuration and test tools for the NI 5402/5406. MAX is also included on the NI-FGEN media.  You can use the NI 5402/5406 with NI SignalExpress. |          |

# **Environment**

### NI PXI-5402/5406 Environment



**Note** To ensure that the NI PXI-5402/5406 cools effectively, follow the guidelines in the *Maintain Forced-Air Cooling Note to Users* included in the NI 5402/5406 kit. The NI PXI-5402/5406 is intended for indoor use only.

| Specification                     | Value                                                                                                                    | Comments                                          |
|-----------------------------------|--------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------|
| Operating                         | 0 to +55 °C (when installed in an NI PXI chassis).                                                                       | _                                                 |
| Temperature                       | 0 to +45 °C (when installed in an NI PXI-101X or NI PXI-1000/B chassis).                                                 |                                                   |
|                                   | Meets IEC 60068-2-1 and IEC 60068-2-2.                                                                                   |                                                   |
| Storage<br>Temperature            | −25 to +85 °C. Meets IEC 60068-2-1 and IEC 60068-2-2.                                                                    | _                                                 |
| Operating<br>Relative<br>Humidity | 10 to 90%, noncondensing. Meets IEC 60068-2-56.                                                                          | _                                                 |
| Storage<br>Relative<br>Humidity   | 5 to 95%, noncondensing. Meets IEC 60068-2-56.                                                                           | _                                                 |
| Operating<br>Shock                | 30 g, half-sine, 11 ms pulse. Meets IEC 60068-2-27. Test profile developed in accordance with MIL-PRF-28800F.            | Spectral and jitter specifications could degrade. |
| Storage<br>Shock                  | 50 g, half-sine, 11 ms pulse. Meets IEC 60068-2-27. Test profile developed in accordance with MIL-PRF-28800F.            | _                                                 |
| Operating<br>Vibration            | 5 to 500 Hz, 0.31 g <sub>rms</sub> . Meets IEC 60068-2-64.                                                               | Spectral and jitter specifications could degrade. |
| Storage<br>Vibration              | 5 to 500 Hz, 2.46 g <sub>rms</sub> . Meets IEC 60068-2-64. Test profile exceeds requirements of MIL-PRF-28800F, Class B. | _                                                 |
| Altitude                          | 2,000 m maximum (at 25 °C ambient temperature)                                                                           | _                                                 |
| Pollution<br>Degree               | 2                                                                                                                        | _                                                 |

#### NI PCI-5402/5406 Environment



**Note** To ensure that the NI PCI-5402/5406 cools effectively, follow the guidelines in the *Maintain Forced-Air Cooling Note to Users* included in the NI 5402/5406 kit. Also, to maximize airflow and extend the life of the device, leave any adjacent PCI slots empty. The NI PCI-5402/5406 is intended for indoor use only.

| Specification                     | Value                                                                                                                    | Comments |
|-----------------------------------|--------------------------------------------------------------------------------------------------------------------------|----------|
| Operating<br>Temperature          | 0 to +45 °C. Meets IEC 60068-2-1 and IEC 60068-2-2.                                                                      | _        |
| Storage<br>Temperature            | -25 to +85 °C. Meets IEC 60068-2-1 and IEC 60068-2-2.                                                                    | _        |
| Operating<br>Relative<br>Humidity | 10 to 90%, noncondensing. Meets IEC 60068-2-56.                                                                          | _        |
| Storage<br>Relative<br>Humidity   | 5 to 95%, noncondensing. Meets IEC 60068-2-56.                                                                           | _        |
| Storage<br>Shock                  | 50 g, half-sine, 11 ms pulse. Meets IEC 60068-2-27. Test profile developed in accordance with MIL-PRF-28800F.            |          |
| Storage<br>Vibration              | 5 to 500 Hz, 2.46 g <sub>rms</sub> . Meets IEC 60068-2-64. Test profile exceeds requirements of MIL-PRF-28800F, Class B. | _        |
| Altitude                          | 2,000 m maximum (at 25 °C ambient temperature)                                                                           | _        |
| Pollution<br>Degree               | 2                                                                                                                        | _        |

# **Physical**

| Specification                                    | Val                                                                                                                       | Comments                                                                    |                                                            |  |
|--------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------|------------------------------------------------------------|--|
| Dimensions                                       | NI PXI-5402/5406                                                                                                          | NI PCI-5402/5406                                                            | _                                                          |  |
|                                                  | 3U, One Slot,<br>PXI/cPCI Module<br>$21.6 \times 2.0 \times 13.0 \text{ cm}$<br>$(8.5 \times 0.8 \times 5.1 \text{ in.})$ | $34.1 \times 2.0 \times 10.7$ cm $(13.4 \times 0.8 \times 4.2 \text{ in.})$ |                                                            |  |
| Weight                                           | 351 g (12.4 oz)                                                                                                           | 420 g (14.8 oz)                                                             | _                                                          |  |
| Front Panel Co                                   | nnectors                                                                                                                  |                                                                             |                                                            |  |
| Label                                            | Function(s)                                                                                                               | Connector Type                                                              | _                                                          |  |
| CH 0                                             | Analog Output                                                                                                             | BNC (female)                                                                |                                                            |  |
| REF IN                                           | PLL reference clock input                                                                                                 | BNC (female)                                                                |                                                            |  |
| SYNC<br>OUT/PFI 0                                | Trigger input, sample clock<br>output, exported trigger<br>output, PLL reference clock<br>output, and SYNC OUT            | BNC (female)                                                                |                                                            |  |
| PFI 1                                            | Trigger input, sample clock output, exported trigger output, PLL reference clock output, and SYNC OUT                     |                                                                             |                                                            |  |
| NI PXI-5402/5406 Only—Front Panel LED Indicators |                                                                                                                           |                                                                             |                                                            |  |
| Label                                            | Function                                                                                                                  |                                                                             | For more                                                   |  |
| ACCESS                                           | The ACCESS LED indicates the status of the PCI bus and the interface from the NI 5402/5406 to the controller.             |                                                                             | information, refer<br>to the NI Signal<br>Generators Help. |  |
| ACTIVE                                           | The ACTIVE LED indicates t generation hardware of the N                                                                   | •                                                                           |                                                            |  |



**Note** NI PXI-5402/5406 modules are equipped with a modified PXI Express-compatible backplane connector. This modified connector allows the NI PXI- 5402/5406 to be supported by hybrid slots in a PXI Express chassis.

## **Compliance and Certifications**

#### Safety

This product meets the requirements of the following standards of safety for electrical equipment for measurement, control, and laboratory use:

- IEC 61010-1, EN 61010-1
- UL 61010-1, CSA 61010-1



**Note** For UL and other safety certifications, refer to the product label or the *Online Product Certification* section.

#### **Electromagnetic Compatibility**

This product meets the requirements of the following EMC standards for electrical equipment for measurement, control, and laboratory use:

- EN 61326-1 (IEC 61326-1): Class A emissions; Basic immunity
- EN 55011 (CISPR 11): Group 1, Class A emissions
- AS/NZS CISPR 11: Group 1, Class A emissions
- FCC 47 CFR Part 15B: Class A emissions
- ICES-001: Class A emissions



**Note** For EMC declarations and certifications, refer to the *Online Product Certification* section.

# CE Compliance $\subset \in$

This product meets the essential requirements of applicable European Directives as follows:

- 2006/95/EC; Low-Voltage Directive (safety)
- 2004/108/EC; Electromagnetic Compatibility Directive (EMC)

#### **Online Product Certification**

To obtain product certifications and the Declaration of Conformity (DoC) for this product, visit ni.com/certification, search by model number or product line, and click the appropriate link in the Certification column.

#### **Environmental Management**

NI is committed to designing and manufacturing products in an environmentally responsible manner. NI recognizes that eliminating certain hazardous substances from our products is beneficial to the environment and to NI customers.

For additional environmental information, refer to the *NI and the Environment* Web page at ni.com/environment. This page contains the environmental regulations and directives with which NI complies, as well as other environmental information not included in this document.

#### Waste Electrical and Electronic Equipment (WEEE)



**EU Customers** At the end of the product life cycle, all products *must* be sent to a WEEE recycling center. For more information about WEEE recycling centers, National Instruments WEEE initiatives, and compliance with WEEE Directive 2002/96/EC on Waste Electrical and Electronic Equipment, visit ni.com/environment/weee.

#### 电子信息产品污染控制管理办法 (中国 RoHS)



中国客户 National Instruments 符合中国电子信息产品中限制使用某些有害物质指令 (RoHS)。 关于 National Instruments 中国 RoHS 合规性信息,请登录 ni.com/environment/rohs\_china。 (For information about China RoHS compliance, go to ni.com/environment/rohs\_china.)

## Where to Go for Support

The National Instruments Web site is your complete resource for technical support. At ni.com/support you have access to everything from troubleshooting and application development self-help resources to email and phone assistance from NI Application Engineers.

A Declaration of Conformity (DoC) is our claim of compliance with the Council of the European Communities using the manufacturer's declaration of conformity. This system affords the user protection for electromagnetic compatibility (EMC) and product safety. You can obtain the DoC for your product by visiting ni.com/certification. If your product supports calibration, you can obtain the calibration certificate for your product at ni.com/calibration.

National Instruments corporate headquarters is located at 11500 North Mopac Expressway, Austin, Texas, 78759-3504. National Instruments also has offices located around the world to help address your support needs. For telephone support in the United States, create your service request at ni.com/support and follow the calling instructions or dial 512 795 8248. For telephone support outside the United States, contact your local branch office:

Australia 1800 300 800, Austria 43 662 457990-0, Belgium 32 (0) 2 757 0020, Brazil 55 11 3262 3599, Canada 800 433 3488, China 86 21 5050 9800, Czech Republic 420 224 235 774, Denmark 45 45 76 26 00, Finland 358 (0) 9 725 72511, France 01 57 66 24 24, Germany 49 89 7413130, India 91 80 41190000, Israel 972 3 6393737, Italy 39 02 41309277, Japan 0120-527196, Korea 82 02 3451 3400, Lebanon 961 (0) 1 33 28 28, Malaysia 1800 887710, Mexico 01 800 010 0793, Netherlands 31 (0) 348 433 466, New Zealand 0800 553 322, Norway 47 (0) 66 90 76 60, Poland 48 22 328 90 10, Portugal 351 210 311 210, Russia 7 495 783 6851, Singapore 1800 226 5886, Slovenia 386 3 425 42 00, South Africa 27 0 11 805 8197, Spain 34 91 640 0085, Sweden 46 (0) 8 587 895 00, Switzerland 41 56 2005151, Taiwan 886 02 2377 2222, Thailand 662 278 6777, Turkey 90 212 279 3031, United Kingdom 44 (0) 1635 523545

CVI, LabVIEW, National Instruments, NI, ni.com, the National Instruments corporate logo, and the Eagle logo are trademarks of National Instruments Corporation. Refer to the *Trademark* Information at ni.com/trademarks for other National Instruments trademarks. The mark LabWindows is used under a license from Microsoft Corporation. Windows is a registered trademark of Microsoft Corporation in the United States and other countries. Other product and company names mentioned herein are trademarks or trade names of their respective companies. For patents covering National Instruments products/technology, refer to the appropriate location: Help»Patents in your software, the patents.txt file on your media, or the National Instruments Patent Notice at ni.com/patents.

# NI PXI/PCI-5402/5406 仕様

### 14/16 ビット 20/40 MHz 任意関数発生器

このドキュメントには、NI PXI/PCI-5402/5406 (NI 5402/5406) の任意 関数発生器の仕様が記載されています。特に注記のない限り、各仕様にお いて以下の条件が適用されます。

- アナログフィルタ有効化。
- 補間値は使用中のサンプルレートの最大許容値に設定。
- 50 Ωで信号を終端。
- 全動作温度範囲。

仕様は、特に指定がない限り、 $0\sim55$   $\mathbb{C}$ の周囲温度範囲内で使用した場合の、保証済みでトレーサブルな製品性能を記載しています。

標準値は、保証範囲外での使用における有用な製品性能を表しますが、これには測定の不確定性やドリフトに対するガードバンドは含まれていません。標準値は工場から出荷されたすべてのユニットで確認されるとは限りません。特に指定がない限り、標準値は、この製品の開発時または製造時の測定値に基づいて、15 ~ 35 ℃ (信頼水準 90%) の周囲温度範囲内で使用した場合の、ユニットの予想性能を記載しています。

公称値(または補足情報)は、仕様または標準値に記載されていない予想性能を含む、製品の有用な追加情報を記載しています。公称値は保証範囲外です。

仕様は事前の通知なしに変更されることがあります。最新のNI 5402/5406の仕様については、ni.com/manuals をご覧ください。

NI 5402/5406 のドキュメントにアクセスするには、**スタート→すべての プログラム→ National Instruments → NI-FGEN →ドキュメント**を選択 します。



飘面

NI 5402/5406 を長時間使用している場合、安全取り扱い温度を超え、火傷をする可能性があります。シャーシから取り外す前に、NI 5402/5406 を冷却してください。



#### 電磁両立性ガイドライン

この製品は、製品仕様書に記載された電磁両立性(EMC)の規制基準および制限に基づいて所定の試験が実施され、これらに適合するものと認定されています。これらの基準および制限は、製品を意図された動作電磁環境で操作する場合に、有害な電磁妨害から保護するために設けられました。

この製品は、工場での使用を意図して設計されています。この製品が試験対象に接続されている場合、または住宅地域で使用されている場合、設置方法によっては有害な電磁妨害が発生する場合があります。製品によるラジオおよびテレビ受信への電磁妨害が起こる可能性、そして許容できない性能低下を最小限に抑えるには、製品ドキュメントの手順に厳密に従って取り付け、使用してください。

また、ナショナルインスツルメンツによって明示的に許可されていない製品への変更および修正は、地域の取締規則下で製品を操作するユーザの権利を無効にする可能性があります。



注意

この製品を使用する場合、シールドされたケーブルおよびアクセサリを使用してください。

#### 目次

| 波形特性                     | 3  |
|--------------------------|----|
| 周波数リストモード                | 7  |
| サンプルクロック                 | 8  |
| 位相ロックループ (PLL) 基準クロック    | 9  |
| TClk 仕様                  | 10 |
| REF IN                   |    |
| SYNC OUT/PFI 0 および PFI 1 | 12 |
| 同期                       | 13 |
| 開始トリガ                    | 13 |
| キャリブレーション                | 14 |
| 電源                       | 15 |
| ソフトウェア                   | 16 |
| 動作環境                     | 17 |
| NI PXI-5402/5406 の環境     | 17 |
| NI PCI-5402/5406 の環境     | 18 |
| 物理特性                     | 19 |
| 認可および準拠                  | 20 |
| 安全性                      | 20 |
| 電磁両立性                    | 20 |
| CE 準拠                    |    |
| オンライン製品認証                |    |
| 環境管理                     |    |
| サポート情報                   |    |

# 波形特性 (CH 0 アナログ出力、フロントパネルコネクタ)

| 仕様       | 値                                                                                                                                  |         | コメント                     |  |
|----------|------------------------------------------------------------------------------------------------------------------------------------|---------|--------------------------|--|
| チャンネル数   | 1                                                                                                                                  |         | _                        |  |
| コネクタ     | BNC                                                                                                                                |         | _                        |  |
| 出力電圧特性   |                                                                                                                                    |         |                          |  |
| DAC 分解能  | NI 5402                                                                                                                            | NI 5406 | _                        |  |
|          | 14 ビット                                                                                                                             | 16 ビット  |                          |  |
| 最大電圧     | ±5 V (AC <sub>pk</sub> + DC)                                                                                                       |         | _                        |  |
| 振幅とオフセット | •                                                                                                                                  |         |                          |  |
| 振幅範囲     | $5.64~{ m mV}_{ m pk-pk}\sim 10~{ m V}_{ m pk-pk}~(50~\Omega$ 負荷) $11.28~{ m mV}_{ m pk-pk}\sim 20~{ m V}_{ m pk-pk}$ (高インピーダンス負荷) |         | NI-FGEN は、ユーザ指定の負荷抵抗を補正。 |  |
| 振幅分解能    | 振幅範囲の 0.06% (0.004 dB) 未満                                                                                                          |         | _                        |  |
| オフセット範囲  | 方形波 : 振幅範囲の ±50%<br>上記以外の波形 : ±5 V                                                                                                 |         | 出力は「最大電圧」仕様によ<br>り制限される。 |  |
| 確度       |                                                                                                                                    |         |                          |  |
| AC 振幅確度  | + 振幅の 2.0% + 1 mV                                                                                                                  |         | 50 kHz 正弦波。              |  |
|          | - 振幅の 1.0% - 1 mV                                                                                                                  |         | 高インピーダンス負荷。              |  |
| オフセット確度  | ±オフセットの 0.5% ±2 mV ± 振幅の 0.5%                                                                                                      |         | 高インピーダンス負荷。              |  |

| 仕様             | 値                                                                            |                        |                                               | コメント                                                            |
|----------------|------------------------------------------------------------------------------|------------------------|-----------------------------------------------|-----------------------------------------------------------------|
| 出力特性           |                                                                              |                        |                                               |                                                                 |
| 出力<br>インピーダンス  | 選択可能な 50                                                                     | Ω公称または7                | 5 Ω公称                                         | _                                                               |
| 出力有効           | 選択可能                                                                         |                        |                                               | 無効な場合、CH 0 出力は、<br>選択された出力インピーダン<br>スに等しい値を持つ 1 W 抵抗<br>で終端される。 |
| 最大出力過負荷        | CH O 出力端子は、破損せずに 50 Ω、±12 V<br>ソースに接続可能です。CH O 出力が無限に短<br>絡接地されている場合は破損しません。 |                        |                                               | _                                                               |
| 波形加算           | 複数の NI 5402<br>続可能。                                                          | 2/5406 信号発生            | 器の出力を接                                        | _                                                               |
| 位相調整           | -180 ∼ +180°                                                                 |                        |                                               | _                                                               |
| デジタル補間<br>フィルタ | 選択可能な有限インパルス応答 (FIR) フィルタ。使用可能な補間係数は、2 または 4。                                |                        | 10 MS/s 未満のサンプルク<br>ロックレートでは、デジタル<br>フィルタは無効。 |                                                                 |
| アナログ<br>フィルタ   | 選択可能な7次楕円フィルタ                                                                |                        | _                                             |                                                                 |
| 周波数分解能         | 0.355 µHz                                                                    |                        |                                               | _                                                               |
| 一般的な関数の最       | 大周波数                                                                         |                        |                                               |                                                                 |
| 機能             | NI PXI/ NI PXI/ 最大サンプ<br>PCI-5402 PCI-5406 ルレート                              |                        | 最小周波数は 0 Hz。                                  |                                                                 |
| 正弦波            | 20 MHz 40 MHz 400 MS/s                                                       |                        |                                               |                                                                 |
| 方形波            | 20 MHz 25 MHz 400 MS/s                                                       |                        |                                               |                                                                 |
| ランプ波           | 1 MHz 5 MHz 100 MS/s                                                         |                        |                                               |                                                                 |
| 三角波            | 1 MHz                                                                        | 1 MHz 5 MHz 100 MS/s   |                                               |                                                                 |
| ユーザ定義          | 20 MHz                                                                       | 20 MHz 40 MHz 400 MS/s |                                               | 補間は4に設定。                                                        |
| ノイズ            | 100 MS/s                                                                     |                        | _                                             |                                                                 |



**図1** 公称パスバンドフラットネス、予測される電圧 10 V<sub>pk-pk</sub> (23.98 dBm)



**図2** 公称パスバンドフラットネス、予測される電圧 1.66 V<sub>pk-pk</sub> (8.38 dBm)



メモ

図 1 および 2 は、NRV-Z51 サーマルパワーセンサを使用して、Rohde & Schwarz NRVS パワーメータで集録されました。

| 仕様                                         | 値                      |                         | コメント               |
|--------------------------------------------|------------------------|-------------------------|--------------------|
| 正弦波                                        |                        |                         |                    |
| パスバンドフラットネス                                | ±0.4 dB (± 5%)         |                         | 50 kHz を基準とする。     |
| 高調波を含むスプリアス                                | NI 5402                | NI 5406                 | 標準。DC ~ 50 MHz まで測 |
| フリーダイナミックレン<br>ジ (SFDR) <sup>1</sup>       | < 10 MHz = 50 dB       | < 10 MHz = 50 dB        | 定。高調波歪みとも呼ばれ<br>る。 |
|                                            | 10 ~ 20 MHz =<br>45 dB | 10 ~ 40 MHz =<br>45 dBc |                    |
| 」<br>「ダイナミックレンジは搬送波レベルと最大スプリアスの差として定義されます。 |                        |                         |                    |

5

| 仕様                                     | fi                                                               | Ė                                             | コメント                                    |
|----------------------------------------|------------------------------------------------------------------|-----------------------------------------------|-----------------------------------------|
| 高調波なしスプリアス                             | NI 5402                                                          | NI 5406                                       | 標準。DC ~ 50 MHz まで測                      |
| フリーダイナミック<br>レンジ(SFDR)                 | 70 dB                                                            | < 20 MHz =<br>70 dB<br>20 ~ 40 MHz =<br>60 dB | 定。                                      |
| 全高調波歪み(THD)                            | ≤1.66 V <sub>pk-pk</sub>                                         | >1.66 V <sub>pk-pk</sub>                      | 第2高調波から第6高調波                            |
| DC ~ 1 MHz                             | -60 dBc*                                                         | -58 dBc*                                      | ↑ を含む。<br>・ <sup>*</sup> 標準             |
| <b>NI 5402</b> : 1 ∼ 20 MHz            | -41 dBc                                                          | -32 dBc                                       | 「 <del>「「「「」</del>                      |
| <b>NI 5406</b> : 1 ∼ 40 MHz            | -41 dBc                                                          | -32 dBc                                       |                                         |
| SINAD (Signal to Noise and Distortion) | ≤1.66 V <sub>pk-pk</sub>                                         | >1.66 V <sub>pk-pk</sub>                      | DC ~ 50 MHz まで測定。                       |
| DC ~ 1 MHz                             | 58 dBc                                                           | 58 dBc                                        |                                         |
| <b>NI 5402</b> :<br>1 MHz ∼ 20 MHz     | 41 dBc                                                           | 32 dBc                                        |                                         |
| <b>NI 5406</b> :<br>1 MHz ~ 40 MHz     | 41 dBc                                                           | 32 dBc                                        |                                         |
| 平均ノイズ密度                                | -114 dBm/Hz                                                      |                                               | _                                       |
| 位相ノイズ密度                                | 100 Hz: -100 dBc/Hz<br>1 kHz: -110 dBc/Hz<br>10 kHz: -120 dBc/Hz |                                               | 10 MHz 時の正弦波。                           |
| ジッタ(RMS)                               | <4.0 ps rms                                                      |                                               | 100 Hz ~ 100 kHz まで統合。<br>10 MHz 時の正弦波。 |

#### メモ:

- 1. スペクトル特性は、オフセットが適用されると低下する場合があります。
- 2. 低振幅のスペクトル特性は、-148 dBm/Hz ノイズフロアによって制限されます。
- 3.-1 dBFS の出力振幅は、すべてのスペクトル振幅に使用されます。

| 仕様         | 値                                                              |                                                | コメント                                                                              |  |
|------------|----------------------------------------------------------------|------------------------------------------------|-----------------------------------------------------------------------------------|--|
| 方形波        |                                                                |                                                |                                                                                   |  |
| パルス応答      | 立ち上がり /<br>立ち下り時間                                              | 収差(アンダー<br>シュート / オー<br>バーシュート)                | 標準                                                                                |  |
|            | <12 ns                                                         | <5%                                            |                                                                                   |  |
| デューティーサイクル | NI 5402                                                        | NI 5406                                        | 高周波数でデューティーサイ                                                                     |  |
|            | < 10 MHz =<br>20 ~ 80%<br>10 ~ 20 MHz =<br>50%                 | < 10 MHz =<br>20 ~ 80%<br>10 ~ 40 MHz =<br>50% | クルを 20 ~ 80% に調節できるが、信号の整合性が低下する。これらのデューティーサイクルにおける波形の質を上げるには、SYNC OUT コネクタを使用する。 |  |
| ジッタ(RMS)   | 周期の 0.01% + 500 ps<br>(標準、<2 MHz)<br>周期の 0.1% + 70 ps (≥2 MHz) |                                                | 100 Hz ~ 100 kHz まで統合。                                                            |  |
| ユーザ定義      |                                                                |                                                |                                                                                   |  |
| 波形サイズ      | 16,384 サンプル                                                    |                                                | _                                                                                 |  |

# 周波数リストモード

| 仕様           | 値               | コメント |
|--------------|-----------------|------|
| 周波数<br>ステップ  | 1 ~ 58,235 ステップ | _    |
| ステップ<br>継続時間 | 1 ms ~ 21 s     | _    |

# サンプルクロック (内部 100 MHz VCXO)

| 仕様                           |                                                                                                                 | 値                                   |                                                                                   | コメント                                                    |
|------------------------------|-----------------------------------------------------------------------------------------------------------------|-------------------------------------|-----------------------------------------------------------------------------------|---------------------------------------------------------|
| サンプル<br>クロックソース              | オンボード VCXO                                                                                                      |                                     |                                                                                   | 詳細については、<br>「位相ロックルー<br>プ(PLL)基準ク<br>ロック」のセク<br>ションを参照。 |
| 周波数確度                        | ±25 ppm                                                                                                         |                                     |                                                                                   | PLL 基準ソースは<br><b>None</b> (「なし」)<br>に設定。                |
| 補間                           | 1 (OFF)、2、または 4                                                                                                 |                                     |                                                                                   | ユーザ定義波形<br>モードに適用可<br>能。                                |
| サンプルクロック                     | サンプルクロックのエクスポート                                                                                                 |                                     |                                                                                   |                                                         |
| エクスポート<br>したサンプルク<br>ロックの出力先 | 1. SYNC OUT/PFI 0、PFI 1 (BNC コネクタ) 2. NI PXI-5402/5406—PXI_Trig<06> (PXI バックプレーンコネクタ) NI PCI-5402/5406—RTSI<06> |                                     | エクスポートし<br>たサンプルク<br>ロックは、整数 <i>K</i><br>(1 ≤ <i>K</i> ≤<br>4,194,304) で分<br>周可能。 |                                                         |
| エクスポート<br>したサンプルク<br>ロックの出力先 | 最大周波数                                                                                                           | ジッタ(標準)                             | デューティー<br>サイクル                                                                    | 100 Hz 〜<br>100 kHz まで統<br>合。                           |
| SYNC<br>OUT/PFI 0、<br>PFI 1  | 100 MHz                                                                                                         | PFI 0: 6 ps rms<br>PFI 1: 12 ps rms | 25 ~ 65%                                                                          |                                                         |
| PXI_Trig<06>                 | 20 MHz                                                                                                          | _                                   | _                                                                                 |                                                         |
| RTSI<06>                     | 20 MHz                                                                                                          | _                                   | _                                                                                 |                                                         |

# 位相ロックループ(PLL)基準クロック

| 仕様                                  | 値                                                                                                                 | コメント                                                                         |
|-------------------------------------|-------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------|
| ソース                                 | 1. REF IN (BNC コネクタ) 2. NI PXI-5402/5406—PXI_CLK10 (PXI バックプレーンコネクタ) NI PCI-5402/5406—RTSI_7 (PXI RTSI_CLK) 3. なし | PLL 基準クロック<br>は、位相ロック<br>ループの基準周<br>波数を提供。                                   |
| 周波数確度                               | PLL(上記の項目 1 および 2)を使用する場合、NI 5402/5406 の周波数確度は、PLL 基準クロックソースの周波数確度のみに基づきます。                                       | PLL 基準ソースが<br>None (「なし」)<br>に設定されてい<br>る場合は、サン<br>プルクロック<br>「周波数確度」を<br>参照。 |
| ロック時間                               | 標準: 70 ms、最大: 200 ms。                                                                                             | _                                                                            |
| 周波数範囲                               | 5 ~ 20 MHz(1 MHz 間隔)、<br>デフォルトで 10 MHz。<br>ロックを保証するには、PLL 基準クロック周波数は<br>±50 ppm の確度が必要。                           | _                                                                            |
| 許可された<br>デューティー<br>サイクル範囲           | 40 ~ 60%                                                                                                          | -                                                                            |
| エクスポート<br>した PLL 基準<br>クロックの出<br>力先 | 1. SYNC OUT/PFI 0、PFI 1(BNC コネクタ) 2. NI PXI-5402/5406—PXI_Trig<06> (PXI バックプレーンコネクタ) NI PCI-5402/5406—RTSI<06>    | _                                                                            |

ナショナルインスツルメンツの TCIk 同期方法および NI-TCIk 計測器ドライバは、シャーシ内の SMC 対応モジュールのサンプルクロックを揃えるために使用されます。TCIk 同期の詳細については、『NI 信号発生器ヘルプ』の中にある『NI-TCIk 同期ヘルプ』を参照してください。

- 仕様は、1 台の NI PXI-1042 シャーシに取り付けられている任意の数の PXI モジュールに対して有効です。
- 各 SMC 対応モジュールでは、すべてのパラメータが同じ値に設定されています。
- サンプルクロックは 100 MS/s、N で除算、またすべてのフィルタは 無効に設定されています。
- マルチシャーシシステムを含むその他の構成については、ナショナル インスツルメンツの技術サポート (ni.com/jp/support) までお問 い合わせください。



メモ NI-TCIk を使用して異なるモジュールを同期できますが、これらの仕様は同一の モジュールを使用した場合にのみ適用されます。

| 仕様                     | 値                        | コメント                                                                                                                             |
|------------------------|--------------------------|----------------------------------------------------------------------------------------------------------------------------------|
| NI-TClk を使用したモ         | ・ジュール間の SMC 同期(同一モジュールを使 | 用、標準)                                                                                                                            |
| スキュー                   | 500 ps                   | クロックおよびアナログパ<br>スでの遅延の差による。手動<br>による調整は未実施。                                                                                      |
| 手動での調整後の平均スキュー         | <10 ps                   | 手動での調整の詳細については、『NI-TCIk 同期ヘルプ』の「同期再現性の最適化」トピックを参照してください。調整処理に関するその他の情報については、ナショナルインスツルメンツの技術サポート(ni.com/jp/support)までお問い合わせください。 |
| サンプルクロック<br>遅延 / 調整分解能 | ≤ 10 ps                  | _                                                                                                                                |

# **REF IN**

# (基準クロック入力、フロントパネルコネクタ)

| 仕様            | 値                                                                                                                | コメント |
|---------------|------------------------------------------------------------------------------------------------------------------|------|
| コネクタ          | BNC                                                                                                              | _    |
| 方向            | 入力                                                                                                               | _    |
| 入力電圧範囲        | 正弦波: 0.63 ~ 2.8 V <sub>pk-pk</sub> (50 Ω 負荷)<br>(0 dBm ~ +13 dBm)<br>方形波: 0.2 ~ 2.8 V <sub>pk-pk</sub> (50 Ω 負荷) | _    |
| 最大入力<br>過負荷   | ±10 V (AC <sub>pk</sub> + DC)                                                                                    | _    |
| 入力インピー<br>ダンス | 50 Ω                                                                                                             | _    |
| 入力<br>カプリング   | AC                                                                                                               | _    |

# SYNC OUT/PFI 0 および PFI 1 (PFI (プログラム可能な機能的インタフェース)、フロントパネルコネクタ)

| 仕様                                   | 値                                              | コメント                   |
|--------------------------------------|------------------------------------------------|------------------------|
| コネクタ                                 | BNC (2つ)                                       | _                      |
| 方向                                   | 双方向                                            | _                      |
| 周波数範囲                                | DC ~ 100 MHz                                   | _                      |
| 入力の場合(ト                              | リガ)                                            |                        |
| 出力先                                  | 開始トリガ                                          | _                      |
| 最大入力過負<br>荷                          | $-2 \sim +7 \text{ V } (AC_{pk} + DC)$         | _                      |
| V <sub>IH</sub>                      | 2.0 V                                          | _                      |
| V <sub>IL</sub>                      | 0.8 V                                          | _                      |
| 入力インピー<br>ダンス                        | 1 kΩ                                           | _                      |
| 出力の場合(イ                              | ベント)                                           |                        |
| ソース                                  | 1. サンプルクロックは、整数 K(1 ≤ K ≤ 4,194,304)で分<br>周可能。 | _                      |
|                                      | 2. PLL 基準クロック                                  |                        |
|                                      | 3. エクスポートした開始トリガ(出力開始トリガ)<br>4. SYNC OUT       |                        |
|                                      |                                                |                        |
| 出カインピー<br>ダンス                        | 50 Ω                                           | _                      |
| 最大出力<br>過負荷                          | $-2 \sim +7 \text{ V } (AC_{pk} + DC)$         | _                      |
| $V_{OH}$                             | 最小: 2.9 V(高インピーダンス負荷)、1.4 V(50 Ω 負荷)           | 出力ドライバは                |
| V <sub>OL</sub>                      | 最大: 0.2 V (高インピーダンス負荷)、0.2 V (50 Ω 負荷)         | +3.3 V TTL と互換<br>性あり。 |
| 立ち上がり /<br>立ち下がり<br>時間<br>(20 ~ 80%) | ≤ 2.0 ns                                       | 10 pF の負荷              |

#### 同期

| 仕様                   | 値                                                          | コメント                          |
|----------------------|------------------------------------------------------------|-------------------------------|
| 同期<br>デューティー<br>サイクル | 20 ~ 80%                                                   | _                             |
| ジッタ(RMS)             | 周期の 0.01% + 500 ps(標準、<2 MHz)<br>周期の 0.1% + 70 ps(≥ 2 MHz) | 100 Hz 〜<br>100 kHz まで統<br>合。 |

# 開始トリガ

| 仕様                   | ſ                                                                                                              | İ                      | コメント                                                                |
|----------------------|----------------------------------------------------------------------------------------------------------------|------------------------|---------------------------------------------------------------------|
| ソース                  | 1. SYNC OUT/PFI 0、PFI 1(BNC コネクタ) 2. NI PXI-5402/5406—PXI_Trig<07> (PXI バックプレーンコネクタ) NI PCI-5402/5406—RTSI<07> |                        | _                                                                   |
|                      | 3. NI PXI-5402/5406—F<br>(PXI バックプレーン<br>4. ソフトウェア(関数・                                                         | コネクタ)                  |                                                                     |
|                      | 4. ファドウェア(展数・<br>  5. 即時(トリガを待機・                                                                               |                        |                                                                     |
| モード                  | <ol> <li>シングル</li> <li>連続</li> <li>ステップ</li> <li>バースト</li> </ol>                                               |                        | NI 信号発生器ヘルプ→デバイス→ NI 5402/5406 →トリガ→トリガモードを参照。                      |
| エッジ検出                | 立ち上がり、立ち下がり、HIGH レベル、LOW<br>レベル                                                                                |                        | _                                                                   |
| 最小パルス幅               | 25 ns                                                                                                          |                        | NI 信号発生器ヘルプ→デバイス→ NI 5402/5406 → トリガ→トリガタイミングの † <sub>s1</sub> を参照。 |
| 開始トリガか               | 波形                                                                                                             | 標準遅延                   | NI 信号発生器ヘルプ→デバ                                                      |
| ら CH 0 アナロ<br>グ出力までの | 正弦波                                                                                                            | 1,100 ns               | イス→ NI 5402/5406 →ト<br>リガ→トリガタイミングの                                 |
| 遅延                   | 方形波                                                                                                            | 1,100 ns + 周期の<br>0.5% | † <sub>s2</sub> を参照。                                                |
|                      | その他すべて                                                                                                         | 900 ns                 |                                                                     |

| 仕様           | 値                                                                                                                               | コメント                                                      |
|--------------|---------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------|
| 開始トリガのエクスポート |                                                                                                                                 |                                                           |
| 出力先          | 1. SYNC OUT/PFI 0、PFI 1 (BNC コネクタ) 2. <b>NI PXI-5402/5406</b> —PXI_Trig<06> (PXI バックプレーンコネクタ) <b>NI PCI-5402/5406</b> —RTSI<06> | _                                                         |
| 遅延           | 65 ns (標準)                                                                                                                      | NI 信号発生器ヘルプ→デバ<br>イス→ NI 5402/5406 →ト                     |
| パルス幅         | >150 ns                                                                                                                         | ー リガ→トリガタイミングの<br>† <sub>s3</sub> および† <sub>s4</sub> を参照。 |

# <u>キャリブレーション</u>

| 仕様               | 値                                                                                        | コメント                        |
|------------------|------------------------------------------------------------------------------------------|-----------------------------|
| セルフキャリブ<br>レーション | オンボードの 24 ビット ADC および精度電圧基準を用いて DC ゲインおよびオフセットを校正します。 方形波の デューティーサイクルも校正します。             | _                           |
|                  | セルフキャリブレーションは、ソフトウェアを利用して<br>ユーザが開始し、完了までに約 105 秒かかります。                                  |                             |
| 外部キャリブ<br>レーション  | 外部キャリブレーションは、VCXO、電圧基準、セルフキャリブレーション ADC、フラットネス、ゲイン、およびオフセットを校正します。適切な定数は、不揮発性メモリに保管されます。 | 工場出荷時の<br>キャリブレー<br>ションと同様。 |
| キャリブレー<br>ション間隔  | 仕様は外部キャリブレーションから 2 年間有効です。                                                               | _                           |
| ウォームアップ<br>時間    | 15 分                                                                                     | _                           |



| 仕様       | 値       | コメント |
|----------|---------|------|
| +3.3 VDC | 1.4 A   | _    |
| +5 VDC   | 図 3を参照。 |      |
| +12 VDC  | 0.11 A  |      |
| -12 VDC  | 0.01 A  |      |
| 合計電力     | 17.6 W  |      |



図3 5∨電流および周波数と振幅

# ソフトウェア

| 仕様                        | 値                                                                                                                                                                                                                                                                        | コメント |
|---------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------|
| ドライバ<br>ソフトウェア            | NI-FGEN は、IVI 準拠ドライバで NI 5402/5406 の構成、<br>制御、および校正を可能にします。 NI-FGEN は、多数の開<br>発環境用にアプリケーションプログラミングインタフェー<br>スを提供します。                                                                                                                                                     | _    |
| アプリケー<br>ションソフト<br>ウェア    | NI-FGEN は、以下のアプリケーション開発環境のプログラミングインタフェースを提供します。  LabVIEW  LabWindows™/CVI™  Measurement Studio  Microsoft Visual C++ .NET  Microsoft Visual Basic                                                                                                                        | _    |
| 対話式の制御<br>および構成ソ<br>フトウェア | FGEN ソフトフロントパネルは、NI 5402/5406 の対話的<br>制御をサポートしています。FGEN ソフトフロントパネル<br>は NI-FGEN ドライバメディアに含まれています。<br>また、Measurement & Automation Explorer(MAX)<br>も NI 5402/5406 対応の対話的構成およびテストツールを<br>提供しています。MAX も NI-FGEN メディアに含まれてい<br>ます。<br>NI 5402/5406 は、NI SignalExpress と使用可能。 | _    |

## NI PXI-5402/5406 の環境



メモ

NI PXI-5402/5406 を効果的に冷却するには、NI 5402/5406 キットに含まれる 『強制空冷の維持について』の指針に従ってください。NI PXI-5402/5406 は、屋 内での使用を意図して設計されています。

| 仕様           | 値                                                                                                                                  | コメント                                 |
|--------------|------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------|
| 動作温度         | 0 ~ +55 ℃ (NI PXI シャーシに取り付けられた場合)<br>0 ~ +45 ℃ (PXI-101x または NI PXI-1000/B シャーシに取<br>り付けられた場合)<br>IEC 60068-2-1、IEC 60068-2-2 に準拠。 | _                                    |
| 保管温度         | -25~+85℃。IEC 60068-2-1、IEC 60068-2-2 に準拠。                                                                                          | _                                    |
| 動作時の相対<br>湿度 | 10 ~ 90%、結露なきこと。IEC 60068-2-56 に準拠。                                                                                                | _                                    |
| 保管時の相対<br>湿度 | 5 ~ 95%、結露なきこと。IEC 60068-2-56 に準拠。                                                                                                 | _                                    |
| 動作時衝擊        | 30 g、半正弦波、11 ms パルス。IEC 60068-2-27 に準拠。<br>MIL-PRF-28800F に準拠してテストプロファイルを確立。                                                       | スペクトルおよ<br>びジッタ仕様が<br>低下する場合が<br>ある。 |
| 保管時衝撃        | 50 g、半正弦波、11 ms パルス。IEC 60068-2-27 に準拠。<br>MIL-PRF-28800F に準拠してテストプロファイルを確立。                                                       | _                                    |
| 動作振動         | 5 ~ 500 Hz、0.31 g <sub>rms</sub> 。IEC 60068-2-64 に準拠。                                                                              | スペクトルおよ<br>びジッタ仕様が<br>低下する場合が<br>ある。 |
| 保管振動         | $5\sim 500~{ m Hz}$ 、 $2.46~{ m g}_{ m rms}$ 。IEC $60068$ - $2$ - $64~{ m c}$ 準拠。テストプロファイルは、MIL-PRF- $28800$ F、Class B の要件を上回る。    | _                                    |
| 高度           | 最大 2,000 m(周囲温度 25 ℃時)                                                                                                             | _                                    |
| 汚染度          | 2                                                                                                                                  | _                                    |

### NI PCI-5402/5406 の環境



メモ

NI PCI-5402/5406 を効果的に冷却するには、NI 5402/5406 キットに含まれる『強制空冷の維持について』の指針に従ってください。通気の確保やデバイスの寿命に影響を与えないために、隣接している PCI スロットにはデバイスを取り付けないでください。NI PCI-5402/5406 は、室内使用を意図して設計されています。

| 仕様           | 値                                                                                                                                    | コメント |
|--------------|--------------------------------------------------------------------------------------------------------------------------------------|------|
| 動作温度         | 0 ~ +45 ℃。IEC 60068-2-1、IEC 60068-2-2 に準拠。                                                                                           | _    |
| 保管温度         | -25~+85℃。IEC 60068-2-1、IEC 60068-2-2 に準拠。                                                                                            | _    |
| 動作時の相対<br>湿度 | 10 ~ 90%、結露なきこと。IEC 60068-2-56 に準拠。                                                                                                  | ı    |
| 保管時の相対<br>湿度 | 5 ~ 95%、結露なきこと。IEC 60068-2-56 に準拠。                                                                                                   | -    |
| 保管時衝撃        | 50 g、半正弦波、11 ms パルス。IEC 60068-2-27 に準拠。<br>MIL-PRF-28800F に準拠してテストプロファイルを確立。                                                         | _    |
| 保管振動         | $5\sim 500~{ m Hz}$ 、 $2.46~{ m g}_{ m rms}$ 。 $IEC~60068-2-64~{ m c2}$ 地。テストプロファイルは、 $MIL$ -PRF- $28800$ F、 $Class~{ m B}$ の要件を上回る。 | _    |
| 高度           | 最大 2,000 m(周囲温度 25 ℃時)                                                                                                               | _    |
| 汚染度          | 2                                                                                                                                    |      |

#### 物理特性

| /1.146             | <u> </u>                                                                |                                                |                       |  |
|--------------------|-------------------------------------------------------------------------|------------------------------------------------|-----------------------|--|
| 仕様                 | 値                                                                       |                                                | コメント                  |  |
| 外形寸法               | NI PXI-5402/5406                                                        | NI PCI-5402/5406                               | _                     |  |
|                    | 3U、1 スロット、<br>PXI/cPCI モジュール<br>21.6×2.0×13.0 cm<br>(8.5×0.8×5.1 in.)   | 34.1 × 2.0 × 10.7 cm<br>(13.4 × 0.8 × 4.2 in.) |                       |  |
| 重量                 | 351 g (12.4 oz)                                                         | 420 g (14.8 oz)                                | _                     |  |
| フロントパネル            | コネクタ                                                                    |                                                |                       |  |
| ラベル                | 機能                                                                      | コネクタタイプ                                        | _                     |  |
| CH 0               | アナログ出力                                                                  | BNC(メス)                                        |                       |  |
| REF IN             | PLL 基準クロック入力                                                            | BNC(メス)                                        |                       |  |
| SYNC OUT/<br>PFI 0 | トリガ入力、サンプルク<br>ロック出力、エクスポート<br>したトリガ出力、PLL 基準<br>クロック出力、および<br>SYNC OUT | BNC (メス)                                       |                       |  |
| PFI 1              | トリガ入力、サンプルク<br>ロック出力、エクスポート<br>したトリガ出力、PLL 基準<br>クロック出力、および<br>SYNC OUT | BNC (メス)                                       |                       |  |
| NI PXI-5402/540    | NI PXI-5402/5406 のみ — フロントパネル LED 表示器                                   |                                                |                       |  |
| ラベル                | 機能                                                                      |                                                | 詳細については、              |  |
| ACCESS             | ACCESS LED は、NI 5402/5406 からコントローラのイン<br>タフェースおよび PCI バスのステータスを示します。    |                                                | 『NI 信号発生器へ<br>ルプ』を参照。 |  |
| ACTIVE             | ACTIVE LED は、NI 5402/5406 のオンボード生成ハード<br>ウェアのステータスを示します。                |                                                |                       |  |



メモ

NI PXI-5402/5406 モジュールには、改良された PXI Express 対応バックプレーンコネクタが装備されています。この改良されたコネクタにより、NI PXI-5402/5406 は PXI Express シャーシ内のハイブリッドスロットに対応し

ます。

#### 安全性

この製品は、計測、制御、実験に使用される電気装置に関する以下の規格および安全性の必要条件を満たします。

- IEC 61010-1, EN 61010-1
- UL 61010-1, CSA 61010-1



メモ リニおよびその他の安全

UL およびその他の安全保証については、製品ラベルまたは「オンライン製品認証」セクションを参照してください。

#### 電磁両立性

この製品は、計測、制御、実験に使用される電気装置に関する以下の EMC 規格の必要条件を満たします。

- EN 61326-1 (IEC 61326-1): Class A エミッション、基本イミュニティ
- EN 55011 (CISPR 11): Group 1、Class A エミッション
- AS/NZS CISPR 11: Group 1、Class A エミッション
- FCC 47 CFR Part 15B: Class A エミッション
- ICES-001: Class A エミッション



メモ EMC 宣言および認証については、「オンライン製品認証」セクションを参照してください。

### CE準拠(E

この製品は、該当する EC 理事会指令による基本的要件に適合しています。

- 2006/95/EC、低電圧指令(安全性)
- 2004/108/EC、電磁両立性指令(EMC)

#### オンライン製品認証

この製品の製品認証および適合宣言 (DOC) を入手するには、ni.com/certification にアクセスして型番または製品ラインで検索し、保証の欄の該当するリンクをクリックしてください。

#### 環境管理

ナショナルインスツルメンツは、環境に優しい製品の設計および製造に努めています。NI は、製品から特定の有害物質を除外することが、環境および NI のお客様にとって有益であると考えています。

環境の詳細な情報については、ni.com/environment(英語)の NI and the Environment を参照してください。このページには、ナショナルインスツルメンツが準拠する環境規制および指令、およびこのドキュメントに含まれていないその他の環境に関する情報が記載されています。

#### 廃電気電子機器(WEEE)



**欧州のお客様へ** 製品寿命を過ぎたすべての製品は、必ず WEEE リサイクルセンターへ送付してください。WEEE リサイクルセンターおよびナショナルインスツルメンツの WEEE への取り組み、および廃電気電子機器の WEEE 指令 2002/96/EC 準拠については、ni.com/environment/weee (英語)を参照してください。

#### 电子信息产品污染控制管理办法 (中国 RoHS)



中国客户 National Instruments 符合中国电子信息产品中限制使用某些有害物质指令 (RoHS)。 关于 National Instruments 中国 RoHS 合规性信息,请登录 ni.com/environment/rohs\_china。 (For information about China RoHS compliance, go to ni.com/environment/rohs\_china.) 技術サポートリソースの一覧は、ナショナルインスツルメンツのウェブサイトでご覧いただけます。ni.com/jp/supportでは、トラブルシューティングやアプリケーション開発のセルフヘルプリソースから、ナショナルインスツルメンツのアプリケーションエンジニアのEメール/電話の連絡先まで、あらゆるリソースを参照することができます。

適合宣言(Doc)とは、その会社の自己適合宣言を用いた、さまざまな欧州閣僚理事会指令への適合の宣言のことです。この制度により、電磁両立性(EMC)に対するユーザ保護や製品の安全性に関する情報が提供されます。ご使用の製品の適合宣言は、ni.com/certification(英語)から入手できます。ご使用の製品でキャリブレーションがサポートされている場合、ni.com/calibration からその製品の Calibration Certificate(英語)を入手してご利用になることもできます。

ナショナルインスツルメンツでは、米国本社(11500 North Mopac Expressway, Austin, Texas, 78759-3504)および各国の現地オフィスにてお客様にサポート対応しています。日本国内でのサポートについては、ni.com/jp/supportでサポートリクエストを作成するか、0120-527196(フリーダイヤル)または03-5472-2970(大代表)までお電話ください。日本国外でのサポートについては、各国の営業所にご連絡ください。

イスラエル 972 3 6393737, イタリア 39 02 41309277, インド 91 80 41190000, 英国 44 (0) 1635 523545, オーストラリア 1800 300 800, オーストリア 43 662 457990-0, オランダ 31 (0) 348 433 466, カナダ 800 433 3488, 韓国 82 02 3451 3400, シンガポール 1800 226 5886, スイス 41 56 2005151, スウェーデン 46 (0) 8 587 895 00, スペイン 34 91 640 0085, スロベニア 386 3 425 42 00, タイ 662 278 6777, 台湾 886 02 2377 2222, チェコ 420 224 235 774, 中国 86 21 5050 9800, デンマーク 45 45 76 26 00, ドイツ 49 89 7413130, トルコ 90 212 279 3031, ニュージーランド 0800 553 322, ノルウェー 47 (0) 66 90 76 60, フィンランド 358 (0) 9 725 72511, フランス 01 57 66 24 24. ブラジル 55 11 3262 3599, ベルギー 32 (0) 2 757 0020, ポーランド 48 22 328 90 10. ポルトガル 351 210 311 210. マレーシア 1800 887710, 南アフリカ 27 0 11 805 8197, メキシコ 01 800 010 0793, レバノン 961 (0) 1 33 28 28, ロシア 7 495 783 6851

CVI, LabVIEW、Notional Instruments、NI、ni.com、National Instruments のコーポレートロゴ及びイーグルロゴは、National Instruments Corporation の商標です。その他の Notional Instruments の商標については、ni.com/trademarks に掲載されている 「frademark Information」をご覧下さい。The mark LabWindows is used under a license from Microsoft Corporation. Windows is a registered trademark of Microsoft Corporation in the United States and other countries・本字書中に記載されたその他の製品名および企業名は、それぞれの企業の商標または商号です。Notional Instruments の製品/技術を保護する特許については、ソフトウェアで参照できる特許情報(ヘルプ・特許情報)、メディアに含まれている patents、はオファイル、まだは「National Instruments Patent Notice」(ni.com/patents)のうち、該当するリソースから参照してください。